remove motor_control folder from the repository Fixes: PINDSW-5635 Signed-off-by: Naresh A <nareshk@ti.com>
1305 lines
60 KiB
C
1305 lines
60 KiB
C
/*
|
|
* Copyright (C) 2021-2023 Texas Instruments Incorporated
|
|
*
|
|
* Redistribution and use in source and binary forms, with or without
|
|
* modification, are permitted provided that the following conditions
|
|
* are met:
|
|
*
|
|
* Redistributions of source code must retain the above copyright
|
|
* notice, this list of conditions and the following disclaimer.
|
|
*
|
|
* Redistributions in binary form must reproduce the above copyright
|
|
* notice, this list of conditions and the following disclaimer in the
|
|
* documentation and/or other materials provided with the
|
|
* distribution.
|
|
*
|
|
* Neither the name of Texas Instruments Incorporated nor the names of
|
|
* its contributors may be used to endorse or promote products derived
|
|
* from this software without specific prior written permission.
|
|
*
|
|
* THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
|
|
* "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
|
|
* LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
|
|
* A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
|
|
* OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
|
|
* SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
|
|
* LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
|
|
* DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
|
|
* THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
|
|
* (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
|
|
* OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
|
|
*/
|
|
|
|
#include <stdio.h>
|
|
#include <stdint.h>
|
|
#include <position_sense/hdsl/include/hdsl_drv.h>
|
|
|
|
#define ENC_5B6B_OFFS 0x100
|
|
#define ENC_3B4B_OFFS 0x160
|
|
#define DEC_5B6B_OFFS 0x120
|
|
#define DEC_3B4B_OFFS 0x168
|
|
#define BITCNT_OFFS 0x178
|
|
#define LUT_CRC5_OFFS 0x478
|
|
#define LUT_CRC16_OFFS 0x278
|
|
#define LUT_BITTOBYTE_OFFS 0x5A4
|
|
#define LUT_RSSI_OFFS 0x5E4
|
|
#define LUT_EE_OFFS (0x5E4 + 256)
|
|
|
|
static void hdsl_enc_dec_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
#define INVAL 0xFF
|
|
|
|
void *enc_5b6b = (void *)((uint32_t)(hdslHandle->baseMemAddr) + ENC_5B6B_OFFS);
|
|
void *enc_3b4b = (void *)((uint32_t)(hdslHandle->baseMemAddr) + ENC_3B4B_OFFS);
|
|
void *dec_5b6b = (void *)((uint32_t)(hdslHandle->baseMemAddr) + DEC_5B6B_OFFS);
|
|
void *dec_3b4b = (void *)((uint32_t)(hdslHandle->baseMemAddr) + DEC_3B4B_OFFS);
|
|
|
|
// Encoding LUTs (input MSB first, output LSB first)
|
|
// LUT 5b/6b encoding
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x00, 0x18);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x01, 0x22);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x02, 0x12);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x03, 0x31);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x04, 0x0a);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x05, 0x29);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x06, 0x19);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x07, 0x07);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x08, 0x06);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x09, 0x25);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x0a, 0x15);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x0b, 0x34);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x0c, 0x0d);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x0d, 0x2c);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x0e, 0x1c);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x0f, 0x28);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x10, 0x24);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x11, 0x23);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x12, 0x13);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x13, 0x32);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x14, 0x0b);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x15, 0x2a);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x16, 0x1a);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x17, 0x05);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x18, 0x0c);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x19, 0x26);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x1a, 0x16);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x1b, 0x09);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x1c, 0x30);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x1d, 0x11);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x1e, 0x21);
|
|
HW_WR_REG8((uint32_t)enc_5b6b + 0x1f, 0x14);
|
|
|
|
// LUT 3b/4b encoding
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x00, 0x04);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x01, 0x09);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x02, 0x05);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x03, 0x03);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x04, 0x02);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x05, 0x0a);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x06, 0x06);
|
|
HW_WR_REG8((uint32_t)enc_3b4b + 0x07, 0x01);
|
|
|
|
// input is with LSB first, output is MSB first
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x00, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x01, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x02, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x03, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x04, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x05, 0x17);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x06, 0x08);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x07, 0x07);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x08, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x09, 0x1b);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x0a, 0x04);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x0b, 0x14);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x0c, 0x18);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x0d, 0x0c);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x0e, 0x1c);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x0f, 0x1c);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x10, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x11, 0x1d);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x12, 0x02);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x13, 0x12);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x14, 0x1f);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x15, 0x0a);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x16, 0x1a);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x17, 0x0f);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x18, 0x00);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x19, 0x06);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x1a, 0x16);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x1b, 0x10);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x1c, 0x0e);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x1d, 0x01);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x1e, 0x1e);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x1f, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x20, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x21, 0x1e);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x22, 0x01);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x23, 0x11);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x24, 0x10);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x25, 0x09);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x26, 0x19);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x27, 0x00);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x28, 0x0f);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x29, 0x05);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x2a, 0x15);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x2b, 0x1f);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x2c, 0x0d);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x2d, 0x02);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x2e, 0x1d);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x2f, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x30, 0x1c);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x31, 0x03);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x32, 0x13);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x33, 0x18);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x34, 0x0b);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x35, 0x04);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x36, 0x1b);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x37, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x38, 0x07);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x39, 0x08);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x3a, 0x17);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x3b, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x3c, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x3d, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x3e, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_5b6b + 0x3f, INVAL);
|
|
|
|
// LUT 3b/4b decoding
|
|
// input is with LSB first, output is MSB first
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x00, INVAL);
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x01, (0x7 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x02, (0x4 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x03, (0x3 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x04, (0x0 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x05, (0x2 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x06, (0x6 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x07, (0x7 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x08, (0x7 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x09, (0x1 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x0a, (0x5 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x0b, (0x0 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x0c, (0x3 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x0d, (0x4 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x0e, (0x7 << 5));
|
|
HW_WR_REG8((uint32_t)dec_3b4b + 0x0f, INVAL);
|
|
|
|
}
|
|
|
|
static void hdsl_generate_bit_cnt_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
void *bitcnt = (void *)((uint32_t)(hdslHandle->baseMemAddr) + BITCNT_OFFS);
|
|
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x0, 0);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x10, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x11, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x12, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x13, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x14, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x15, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x16, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x17, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x18, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x19, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1a, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1b, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1c, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1d, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1e, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x1f, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x20, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x21, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x22, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x23, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x24, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x25, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x26, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x27, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x28, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x29, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2a, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2b, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2c, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2d, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2e, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x2f, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x30, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x31, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x32, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x33, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x34, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x35, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x36, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x37, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x38, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x39, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3a, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3b, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3c, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3d, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3e, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x3f, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x40, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x41, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x42, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x43, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x44, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x45, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x46, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x47, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x48, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x49, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4a, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4b, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4c, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4d, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4e, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x4f, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x50, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x51, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x52, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x53, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x54, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x55, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x56, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x57, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x58, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x59, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5a, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5b, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5c, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5d, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5e, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x5f, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x60, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x61, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x62, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x63, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x64, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x65, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x66, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x67, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x68, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x69, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6a, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6b, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6c, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6d, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6e, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x6f, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x70, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x71, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x72, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x73, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x74, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x75, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x76, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x77, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x78, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x79, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7a, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7b, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7c, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7d, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7e, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x7f, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x80, 1);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x81, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x82, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x83, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x84, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x85, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x86, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x87, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x88, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x89, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8a, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8b, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8c, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8d, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8e, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x8f, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x90, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x91, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x92, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x93, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x94, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x95, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x96, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x97, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x98, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x99, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9a, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9b, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9c, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9d, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9e, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0x9f, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa0, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa1, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa2, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa3, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa4, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa5, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa6, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa7, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa8, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xa9, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xaa, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xab, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xac, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xad, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xae, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xaf, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb0, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb1, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb2, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb3, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb4, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb5, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb6, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb7, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb8, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xb9, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xba, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xbb, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xbc, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xbd, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xbe, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xbf, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc0, 2);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc1, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc2, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc3, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc4, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc5, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc6, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc7, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc8, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xc9, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xca, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xcb, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xcc, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xcd, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xce, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xcf, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd0, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd1, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd2, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd3, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd4, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd5, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd6, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd7, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd8, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xd9, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xda, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xdb, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xdc, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xdd, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xde, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xdf, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe0, 3);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe1, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe2, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe3, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe4, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe5, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe6, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe7, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe8, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xe9, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xea, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xeb, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xec, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xed, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xee, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xef, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf0, 4);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf1, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf2, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf3, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf4, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf5, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf6, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf7, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf8, 5);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xf9, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xfa, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xfb, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xfc, 6);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xfd, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xfe, 7);
|
|
HW_WR_REG8((uint32_t)bitcnt + 0xff, 8);
|
|
|
|
}
|
|
|
|
static void hdsl_generate_crc5_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
void *lut_crc5 = (void *)((uint32_t)(hdslHandle->baseMemAddr) + LUT_CRC5_OFFS);
|
|
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x0, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x10, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x11, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x12, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x13, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x14, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x15, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x16, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x17, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x18, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x19, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1a, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1b, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1c, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1d, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1e, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x1f, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x20, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x21, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x22, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x23, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x24, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x25, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x26, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x27, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x28, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x29, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2a, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2b, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2c, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2d, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2e, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x2f, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x30, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x31, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x32, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x33, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x34, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x35, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x36, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x37, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x38, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x39, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3a, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3b, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3c, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3d, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3e, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x3f, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x40, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x41, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x42, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x43, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x44, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x45, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x46, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x47, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x48, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x49, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4a, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4b, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4c, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4d, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4e, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x4f, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x50, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x51, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x52, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x53, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x54, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x55, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x56, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x57, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x58, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x59, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5a, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5b, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5c, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5d, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5e, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x5f, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x60, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x61, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x62, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x63, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x64, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x65, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x66, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x67, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x68, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x69, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6a, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6b, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6c, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6d, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6e, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x6f, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x70, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x71, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x72, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x73, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x74, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x75, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x76, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x77, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x78, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x79, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7a, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7b, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7c, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7d, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7e, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x7f, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x80, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x81, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x82, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x83, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x84, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x85, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x86, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x87, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x88, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x89, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8a, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8b, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8c, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8d, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8e, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x8f, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x90, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x91, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x92, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x93, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x94, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x95, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x96, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x97, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x98, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x99, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9a, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9b, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9c, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9d, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9e, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0x9f, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa0, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa1, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa2, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa3, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa4, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa5, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa6, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa7, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa8, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xa9, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xaa, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xab, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xac, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xad, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xae, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xaf, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb0, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb1, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb2, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb3, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb4, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb5, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb6, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb7, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb8, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xb9, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xba, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xbb, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xbc, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xbd, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xbe, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xbf, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc0, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc1, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc2, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc3, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc4, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc5, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc6, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc7, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xc9, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xca, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xcb, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xcc, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xcd, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xce, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xcf, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd0, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd1, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd2, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd3, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd4, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd5, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd6, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd7, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd8, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xd9, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xda, 0x14);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xdb, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xdc, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xdd, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xde, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xdf, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe0, 0x18);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe1, 0x1d);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe2, 0x12);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe3, 0x17);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe4, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe5, 0x9);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe6, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe7, 0x3);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe8, 0x15);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xe9, 0x10);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xea, 0x1f);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xeb, 0x1a);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xec, 0x1);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xed, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xee, 0xb);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xef, 0xe);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf0, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf1, 0x7);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf2, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf3, 0xd);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf4, 0x16);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf5, 0x13);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf6, 0x1c);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf7, 0x19);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf8, 0xf);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xf9, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xfa, 0x5);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xfb, 0x0);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xfc, 0x1b);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xfd, 0x1e);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xfe, 0x11);
|
|
HW_WR_REG8((uint32_t)lut_crc5 + 0xff, 0x14);
|
|
|
|
}
|
|
|
|
static void hdsl_generate_crc16_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
void *lut_crc16 = (void *)((uint32_t)(hdslHandle->baseMemAddr) + LUT_CRC16_OFFS);
|
|
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x0, 0x0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x2, 0x90d9);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x4, 0xb16b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x6, 0x21b2);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x8, 0xf20f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xa, 0x62d6);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xc, 0x4364);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xe, 0xd3bd);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x10, 0x74c7);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x12, 0xe41e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x14, 0xc5ac);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x16, 0x5575);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x18, 0x86c8);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1a, 0x1611);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1c, 0x37a3);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1e, 0xa77a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x20, 0xe98e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x22, 0x7957);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x24, 0x58e5);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x26, 0xc83c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x28, 0x1b81);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x2a, 0x8b58);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x2c, 0xaaea);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x2e, 0x3a33);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x30, 0x9d49);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x32, 0xd90);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x34, 0x2c22);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x36, 0xbcfb);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x38, 0x6f46);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x3a, 0xff9f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x3c, 0xde2d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x3e, 0x4ef4);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x40, 0x43c5);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x42, 0xd31c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x44, 0xf2ae);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x46, 0x6277);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x48, 0xb1ca);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x4a, 0x2113);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x4c, 0xa1);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x4e, 0x9078);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x50, 0x3702);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x52, 0xa7db);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x54, 0x8669);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x56, 0x16b0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x58, 0xc50d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x5a, 0x55d4);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x5c, 0x7466);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x5e, 0xe4bf);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x60, 0xaa4b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x62, 0x3a92);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x64, 0x1b20);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x66, 0x8bf9);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x68, 0x5844);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x6a, 0xc89d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x6c, 0xe92f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x6e, 0x79f6);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x70, 0xde8c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x72, 0x4e55);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x74, 0x6fe7);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x76, 0xff3e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x78, 0x2c83);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x7a, 0xbc5a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x7c, 0x9de8);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x7e, 0xd31);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x80, 0x878a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x82, 0x1753);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x84, 0x36e1);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x86, 0xa638);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x88, 0x7585);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x8a, 0xe55c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x8c, 0xc4ee);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x8e, 0x5437);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x90, 0xf34d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x92, 0x6394);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x94, 0x4226);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x96, 0xd2ff);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x98, 0x142);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x9a, 0x919b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x9c, 0xb029);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x9e, 0x20f0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xa0, 0x6e04);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xa2, 0xfedd);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xa4, 0xdf6f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xa6, 0x4fb6);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xa8, 0x9c0b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xaa, 0xcd2);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xac, 0x2d60);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xae, 0xbdb9);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xb0, 0x1ac3);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xb2, 0x8a1a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xb4, 0xaba8);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xb6, 0x3b71);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xb8, 0xe8cc);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xba, 0x7815);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xbc, 0x59a7);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xbe, 0xc97e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xc0, 0xc44f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xc2, 0x5496);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xc4, 0x7524);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xc6, 0xe5fd);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xc8, 0x3640);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xca, 0xa699);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xcc, 0x872b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xce, 0x17f2);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xd0, 0xb088);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xd2, 0x2051);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xd4, 0x1e3);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xd6, 0x913a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xd8, 0x4287);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xda, 0xd25e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xdc, 0xf3ec);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xde, 0x6335);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xe0, 0x2dc1);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xe2, 0xbd18);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xe4, 0x9caa);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xe6, 0xc73);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xe8, 0xdfce);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xea, 0x4f17);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xec, 0x6ea5);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xee, 0xfe7c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xf0, 0x5906);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xf2, 0xc9df);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xf4, 0xe86d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xf6, 0x78b4);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xf8, 0xab09);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xfa, 0x3bd0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xfc, 0x1a62);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0xfe, 0x8abb);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x100, 0x9fcd);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x102, 0xf14);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x104, 0x2ea6);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x106, 0xbe7f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x108, 0x6dc2);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x10a, 0xfd1b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x10c, 0xdca9);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x10e, 0x4c70);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x110, 0xeb0a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x112, 0x7bd3);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x114, 0x5a61);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x116, 0xcab8);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x118, 0x1905);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x11a, 0x89dc);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x11c, 0xa86e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x11e, 0x38b7);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x120, 0x7643);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x122, 0xe69a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x124, 0xc728);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x126, 0x57f1);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x128, 0x844c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x12a, 0x1495);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x12c, 0x3527);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x12e, 0xa5fe);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x130, 0x284);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x132, 0x925d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x134, 0xb3ef);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x136, 0x2336);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x138, 0xf08b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x13a, 0x6052);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x13c, 0x41e0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x13e, 0xd139);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x140, 0xdc08);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x142, 0x4cd1);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x144, 0x6d63);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x146, 0xfdba);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x148, 0x2e07);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x14a, 0xbede);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x14c, 0x9f6c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x14e, 0xfb5);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x150, 0xa8cf);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x152, 0x3816);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x154, 0x19a4);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x156, 0x897d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x158, 0x5ac0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x15a, 0xca19);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x15c, 0xebab);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x15e, 0x7b72);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x160, 0x3586);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x162, 0xa55f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x164, 0x84ed);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x166, 0x1434);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x168, 0xc789);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x16a, 0x5750);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x16c, 0x76e2);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x16e, 0xe63b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x170, 0x4141);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x172, 0xd198);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x174, 0xf02a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x176, 0x60f3);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x178, 0xb34e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x17a, 0x2397);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x17c, 0x225);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x17e, 0x92fc);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x180, 0x1847);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x182, 0x889e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x184, 0xa92c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x186, 0x39f5);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x188, 0xea48);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x18a, 0x7a91);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x18c, 0x5b23);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x18e, 0xcbfa);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x190, 0x6c80);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x192, 0xfc59);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x194, 0xddeb);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x196, 0x4d32);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x198, 0x9e8f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x19a, 0xe56);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x19c, 0x2fe4);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x19e, 0xbf3d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1a0, 0xf1c9);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1a2, 0x6110);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1a4, 0x40a2);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1a6, 0xd07b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1a8, 0x3c6);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1aa, 0x931f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ac, 0xb2ad);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ae, 0x2274);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1b0, 0x850e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1b2, 0x15d7);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1b4, 0x3465);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1b6, 0xa4bc);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1b8, 0x7701);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ba, 0xe7d8);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1bc, 0xc66a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1be, 0x56b3);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1c0, 0x5b82);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1c2, 0xcb5b);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1c4, 0xeae9);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1c6, 0x7a30);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1c8, 0xa98d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ca, 0x3954);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1cc, 0x18e6);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ce, 0x883f);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1d0, 0x2f45);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1d2, 0xbf9c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1d4, 0x9e2e);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1d6, 0xef7);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1d8, 0xdd4a);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1da, 0x4d93);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1dc, 0x6c21);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1de, 0xfcf8);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1e0, 0xb20c);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1e2, 0x22d5);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1e4, 0x367);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1e6, 0x93be);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1e8, 0x4003);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ea, 0xd0da);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ec, 0xf168);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1ee, 0x61b1);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1f0, 0xc6cb);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1f2, 0x5612);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1f4, 0x77a0);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1f6, 0xe779);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1f8, 0x34c4);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1fa, 0xa41d);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1fc, 0x85af);
|
|
HW_WR_REG16((uint32_t)lut_crc16 + 0x1fe, 0x1576);
|
|
|
|
}
|
|
|
|
static void hdsl_generate_bit_to_byte_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
void *lut_bittobyte = (void *)((uint32_t)(hdslHandle->baseMemAddr) + LUT_BITTOBYTE_OFFS);
|
|
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x0, 0x0);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x4, 0x1);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x8, 0x100);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0xc, 0x101);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x10, 0x10000);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x14, 0x10001);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x18, 0x10100);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x1c, 0x10101);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x20, 0x1000000);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x24, 0x1000001);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x28, 0x1000100);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x2c, 0x1000101);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x30, 0x1010000);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x34, 0x1010001);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x38, 0x1010100);
|
|
HW_WR_REG32((uint32_t)lut_bittobyte + 0x3c, 0x1010101);
|
|
|
|
}
|
|
|
|
static void hdsl_generate_rssi_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
void *lut_rssi = (void *)((uint32_t)(hdslHandle->baseMemAddr) + LUT_RSSI_OFFS);
|
|
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x0, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x10, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x11, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x12, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x13, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x14, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x15, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x16, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x17, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x18, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x19, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1a, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1b, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1c, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1d, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1e, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x1f, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x20, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x21, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x22, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x23, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x24, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x25, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x26, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x27, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x28, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x29, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2a, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2b, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2c, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2d, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2e, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x2f, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x30, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x31, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x32, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x33, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x34, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x35, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x36, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x37, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x38, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x39, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3a, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3b, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3c, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3d, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3e, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x3f, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x40, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x41, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x42, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x43, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x44, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x45, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x46, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x47, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x48, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x49, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4a, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4b, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4c, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4d, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4e, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x4f, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x50, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x51, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x52, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x53, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x54, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x55, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x56, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x57, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x58, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x59, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5a, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5b, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5c, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5d, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5e, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x5f, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x60, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x61, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x62, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x63, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x64, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x65, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x66, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x67, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x68, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x69, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6a, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6b, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6c, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6d, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6e, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x6f, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x70, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x71, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x72, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x73, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x74, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x75, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x76, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x77, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x78, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x79, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7a, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7b, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7c, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7d, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7e, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x7f, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x80, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x81, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x82, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x83, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x84, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x85, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x86, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x87, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x88, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x89, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8a, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8b, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8c, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8d, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8e, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x8f, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x90, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x91, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x92, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x93, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x94, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x95, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x96, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x97, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x98, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x99, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9a, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9b, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9c, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9d, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9e, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0x9f, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa0, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa1, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa2, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa3, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa4, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa5, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa6, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa7, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xa9, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xaa, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xab, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xac, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xad, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xae, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xaf, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb0, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb1, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb2, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb3, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb4, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb5, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb6, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb7, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xb9, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xba, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xbb, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xbc, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xbd, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xbe, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xbf, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc0, 0xa);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc1, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc2, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc3, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc4, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc5, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc6, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc7, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xc9, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xca, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xcb, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xcc, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xcd, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xce, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xcf, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd0, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd1, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd2, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd3, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd4, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd5, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd6, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd7, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xd9, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xda, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xdb, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xdc, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xdd, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xde, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xdf, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe0, 0x8);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe1, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe2, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe3, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe4, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe5, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe6, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe7, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xe9, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xea, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xeb, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xec, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xed, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xee, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xef, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf0, 0x6);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf1, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf2, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf3, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf4, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf5, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf6, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf7, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf8, 0x4);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xf9, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xfa, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xfb, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xfc, 0x2);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xfd, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xfe, 0xc);
|
|
HW_WR_REG8((uint32_t)lut_rssi + 0xff, 0xc);
|
|
}
|
|
|
|
static void hdsl_generate_extra_edge_lut(HDSL_Handle hdslHandle)
|
|
{
|
|
void *lut_ee = (void *)((uint32_t)(hdslHandle->baseMemAddr) + LUT_EE_OFFS);
|
|
|
|
HW_WR_REG8((uint32_t)lut_ee + 0, 0x00);
|
|
HW_WR_REG8((uint32_t)lut_ee + 1, 0x80);
|
|
HW_WR_REG8((uint32_t)lut_ee + 2, 0xc0);
|
|
HW_WR_REG8((uint32_t)lut_ee + 3, 0xe0);
|
|
HW_WR_REG8((uint32_t)lut_ee + 4, 0xf0);
|
|
HW_WR_REG8((uint32_t)lut_ee + 5, 0xf8);
|
|
HW_WR_REG8((uint32_t)lut_ee + 6, 0xfc);
|
|
HW_WR_REG8((uint32_t)lut_ee + 7, 0xfe);
|
|
HW_WR_REG8((uint32_t)lut_ee + 8, 0xff);
|
|
}
|
|
|
|
static void hdsl_configure_register_if(HDSL_Handle hdslHandle)
|
|
{
|
|
hdslHandle->hdslInterface->PC_ADD_H = 0x80;
|
|
hdslHandle->hdslInterface->PC_OFF_H = 0x80;
|
|
hdslHandle->hdslInterface->MAXDEV_H = 0x0;
|
|
hdslHandle->hdslInterface->MAXDEV_L = 0x0;
|
|
hdslHandle->hdslInterface->MAXDEV_H_THRES = 0xFF;
|
|
hdslHandle->hdslInterface->MAXDEV_L_THRES = 0xFF;
|
|
hdslHandle->hdslInterface->VERSION = 0x41;
|
|
hdslHandle->hdslInterface->ACC_ERR_CNT_THRES = 0x1F;
|
|
|
|
HW_WR_REG32(((uint32_t)(hdslHandle->baseMemAddr) + 0xac), 0x4cc8115d);
|
|
HW_WR_REG32(((uint32_t)(hdslHandle->baseMemAddr) + 0xac)+4, 0xfb334990);
|
|
HW_WR_REG32(((uint32_t)(hdslHandle->baseMemAddr) + 0xac)+8, 0xfffff800);
|
|
}
|
|
|
|
void HDSL_generate_memory_image(HDSL_Handle hdslHandle)
|
|
{
|
|
hdsl_enc_dec_lut(hdslHandle);
|
|
hdsl_generate_bit_cnt_lut(hdslHandle);
|
|
hdsl_generate_crc5_lut(hdslHandle);
|
|
hdsl_generate_crc16_lut(hdslHandle);
|
|
hdsl_generate_bit_to_byte_lut(hdslHandle);
|
|
hdsl_generate_rssi_lut(hdslHandle);
|
|
hdsl_generate_extra_edge_lut(hdslHandle);
|
|
hdsl_configure_register_if(hdslHandle);
|
|
}
|